domingo, 7 de marzo de 2010

Flip Flop J-K

Los sistemas digitales pueden trabajar de formas síncrona y asíncrona. Con la forma asíncrona las salidas de los circuitos lógicos pueden cambiar de estado en cualquier momento. En los sistemas sincronos, el momento en que una salida cambia de estado se determina con una señal de sincronía llamada reloj, está señal es una señal de pulsaciones rectangulares o cuadradas que son enviadas a todas las partes del sistema.

Una señal de reloj oscila entre estado alto o bajo, y gráficamente toma la forma de una onda cuadrada.Los circuitos que utilizan la señal de reloj para la sincronización pueden activarse en el flanco ascendente, flanco descendente o en ambos. La figura muestra un FF JK sincronizado por reloj que es disparado por una transición de pendiente negativa. Significa que lee los cambios en sus entradas cada vez que hay una pendiente negativa en su entrada de reloj; valores que lee de un "1" logico a "0" logico.

Se muestra su tabla de verdad:




Ejemplo. Trace la grafica de Q para J, K con transición de pendiente positiva. En base a las siguientes entradas:


No hay comentarios:

Publicar un comentario